این محصول در قالب ورد و قابل ویرایش در 47 صفحه می باشد.
فهرست
مقدمه ......................................
RAMهای دینامیک.............................
RAMهای استاتیک ............................
RAMهای نیمه هادی...........................
سازمان حافظه................................
نحوة اتصال به میکروکنترولر....................
منابع.......................................
مقدمه
از نظر سیستم و CPU، حافظه مانند جعبه سیاهی است که اطلاعات را بین CPU و حافظه اصلی از طریق 2 تا از رجیسترهای CPU جابجا میکند. یکی رجیستر آدرس حافظه (MAR) و دیگری رجیستر داده حافظه (MDR) نام دارد. اگر MAR طولش K بیت و MDR n بیت باشد، حافظه میتواند شامل 2k محل قابل آدرس دهی باشد. N بیت از داده هم در طول سیکل حافظه بین حافظه و CPU منتقل میشود. این نقل و انتقال توسط گذرگاههای CPU (BUS) که K خط آدرس و N خط داده دارد، انجام میگیرد. این گذرگاه شامل خطهای کنترلیای مانند، خواندن (Read)، نوشتن (write) و سیگنال مربوط به پایان عملیات حافظه (MFC) میباشد.
حافظة اصلی را به این دلیل حافظه با دستیابی اتفاقی مینامند (Random Access Memory) که زمان دستیابی به هر مکان حافظهاش برای خواندن یا نوشتن، مقدار ثابتی است و این زمان دستیابی به هر مکان حافظهاش برای خواندن یا نوشتن، مقدار ثابتی است و این زمان مستقل از آدرس آن محل میباشد. در مقابل این نوع حافظه با دسترسی ترتیبی وجود دارد. یعنی بدون گذشتن از قسمتهای اولیه، نمیتوان به دادههای موجود در وسط، دسترسی پیدا کرد.
مقاله فناوریRAMS